返回首页


芯来科技在其最新的技术报告中介绍了“Near Cycle Model”,一种基于SystemC的高效CPU建模技术,旨在优化RISC-V处理器的仿真精度和性能。芯来科技建模工程师徐子泰在论坛中介绍,作为国内领先的RISC-V子系统IP与SOC解决方案提供商,芯来科技自2018年成立以来,已在中国市场占据领先地位。

此次报告中,徐子泰分享了近似周期建模(Near Cycle Model)的背景、构建方法及其在性能分析中的应用。传统的RISC-V仿真工具如QEMU、Spke和Gem5虽然各有优势,但存在精度不足和自定义指令支持差的问题。为了解决这些痛点,芯来科技提出了基于指令集的Timing Model,将Cycle信息集成到仿真中,显著提高了仿真精度,使得软件性能评估更为精准。

报告还详细介绍了如何通过Profiling技术对热点函数进行性能分析,并利用自定义指令加速程序优化。例如,通过将AES加解密程序中的热点函数进行优化后,CPU占用率大幅降低,从而提升了整体性能。此外,芯来科技的模型还支持与第三方虚拟平台(VP)的无缝集成,用户能够根据需求快速定制和部署仿真配置。

此次技术的推出,将为RISC-V处理器开发者提供更高精度的仿真工具,进一步推动了RISC-V架构在全球范围内的应用推广。

颜敬哲首先介绍了ACE框架的概念,ACE框架旨在帮助开发者快速设计和实现适用于RISC-V架构的定制化指令。通过ACE框架,开发者只需提供两个设计文件即可生成相应的硬件RTL代码。这些定制指令能够直接集成到编译器中,简化了开发过程,提升了开发效率。




首页:四九网址,49网址_四九网址全年资料大全  <<上一篇  下一篇>>